扫一扫,分享给好友
对应的spinal HDL的代码块:
import spinal.core._ //导入spinal HDL的包文件 class Demo01 extends Component{ //Component可以视为Verilog中module object Demo01{
生成对应的Verilog HDL
// Generator : SpinalHDL v1.10.0 git head : 270018552577f3bb8e5339ee2583c9c22d324215 `timescale 1ns/1ps module Demo01 ( wire a; endmodule
对应的看起来还可以,不知道大家有什么想法,可以讨论一下 |
|
相关推荐
1个回答
|
|
Demo01(input clock, input reset, output a, output b); // 定义模块和输入输出信号
reg a, b; // 定义寄存器变量 always @(posedge clock or posedge reset) // 时钟上升沿或复位信号出现时执行 begin if (reset) // 如果复位信号为1 begin a <= 0; // 将a赋值为0 b <= 0; // 将b赋值为0 end else // 否则 begin a <= a; // 将a保持不变 b <= b; // 将b保持不变 end end endmodule // 模块结束 |
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
请问fpga与单片机最大的区别在哪里?
verilog HDL的testbench怎么编写?
使用FPGA搭建的电路,其工作频率如何设置
FPGA频率测量的方法有哪些?
为什么做一件事或者学习FPGA每隔一段时间就会感觉遇到瓶颈呢?
SD卡访问速度的问题
FPGA在视频编码方面的应用有大佬做过吗?
大家有全面转型使用国产FPGA的么?
Verilog testbench问题求助
FPGA能替代STM32吗
扫一扫,分享给好友
电子发烧友网
电子发烧友论坛
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号