完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
硬件系统框图R128是一颗专为“音视频解码”而打造的全新高集成度 SoC,主要应用于智能物联和专用语音交互处理解决方案。
硬件系统基本工作原理R128硬件系统基本工作流程如下:
系统说明 CPU小系统时钟,复位,中断,系统配置 存储系统PSRAM,SPI NAND/SPI NOR/EMMC/SD CARD 音频系统MIC IN、FMIN、IIS/PCM/TDM、DMIC、LINEOUT 输入输出子系统RGB、SD CARD、USB OTG/HOST、TWI、UART、PWM、GPADC、TPADC、CSI、 IR TX/RX 等 电源系统DCDC、LDO 无线WIFI/BT 其他功放、LED CPU小系统R128 CPU小系统包括时钟系统,系统配置 PIN、复位系统和 Debug 部分。 时钟系统信号PIN说明R128 硬件系统包含 DCXO 40M/RTC 32.768K 两个时钟,对应时钟信号说明如表所示。 信号名信号描述应用说明 HXTAL_INDCXO晶振输入默认使用 40M晶振,频率误差为 10PPM; HXTAL_OUTDCXO晶振输出默认使用 40M晶振,频率误差为 10PPM; LXTAL_IN32K晶振输入32.768K晶振电路,频率误差为 20PPM LXTAL_OUT32K晶振输出32.768K晶振电路,频率误差为 20PPM RTC 32.768K时钟可以从内部 RC振荡电路产生,可不使用外部 32K晶振。小系统配置说明R128小系统配置 PIN说明如表所示。 信号名信号说明应用说明 RESETsystem reset1,系统复位 PIN 2,Watchdog 输出 PIN CHIP-PWDChip power down/System reset1,内部 PMU 下电控制 pin; 2,系统复位 pin PA1/FEL0FEL功能选择 pin 0当[FEL0,FEL1]= 00时,SOC进入 FEL升级状态 PA2/FEL1FEL功能选择 pin 1当[FEL0,FEL1]= 00时,SOC进入 FEL升级状态
晶振参数不得随意更改,需保证晶体自身负载电容、外挂匹配电容、PCB走线负载电容三者匹配。32.768K时钟电路
晶振参数不得随意更改,需保证晶体自身负载电容、外挂匹配电容、PCB走线负载电容三者匹配。复位电路设计R128可以选择使用外部复位 IC提供复位信号,也可以使用内部复位源。
DEBUG电路设计R128支持 USB(OTG)、UART、JTAG与 SWD 等多种调试方式,客户可根据需要选择合适的调试方式,建议在设计时对相应的调试接口预留测试点方便后续调试验证。 电源系统设计SOC端电源质量要求R128集成 PMU,外部仅需提供 VBAT 电源即可满足 R128 电源应用需求,其他电源由内部 PMU 产生。 SOC端电源电容设计R128 SOC端各电源要求滤波电容容值如下:
当使用外部 DCDC 或 LDO为 R128 的 VDD_IO1、VDD_IO2和 VDD_IO_5VTOL进行供电时,为避免电源从 IO漏电导致 SOC启动失败,建议使用 EXT_LDO(pin VDD_3V3)对外部 DCDC或 LDO 进行时序控制。 下电时序设计R128下电时序如图所示,时序描述如下:
PSRAM 电路设计R128内置 PSRAM,无需外部电路,只需满足 R128 电源设计要求即可。 Flash 电路设计R128支持合封 SPI Nor FLSAH,支持外挂 SPI Nand/Nor、eMMC,设计说明如下:
GPIO 电路设计R128 有PA/PB 2 组GPIO,GPIO 逻辑电平与供电电压有关。
PA0~PA14VDD-SYSVDD-IO23.3V/1.8V PA18~PA23VDD-SYSVDD-IO23.3V/1.8V PA16~PA17VDD-SYSVDD-IO-5VTOL5V/3.3V/1.8V PA15VDD-SYSVDD-IO13.3V/1.8V PA24~PA29VDD-SYSVDD-IO13.3V/1.8V PB0~PB15VDD-SYSVDD-IO13.3V/1.8V LED电路设计R128集成 LEDC功能,可以直接驱动集成式 LED。 集成式 LED一般供电范围是 3.5~5.3V,Vih必须大于 0.7*VDD,如 WS2812C。当 VDD为 5V供电时,Vih必须大于 3.5V,已超出 SOC IO输出电压范围。解决方案:
SD Card 电路设计
音频电路设计
硅MIC参考电路 驻极体MIC参考电路 ADC电路设计支持 1 路 GPADC 接口,12bit采样分辨率,9bit采样精度,单通道最高采样率为 1MHz,最大支持 8 通道,可以用作按键功能或采集电池电压使用。
LCD电路接口R128 支持一路 RGB屏接口和一路 SPI屏接口。其中 RGB屏接口可支持并行 RGB666 模式(1024x768@60fps)、串行 RGB模式(800x480@60fps)和 i8080模式(800x480@60fps),各种模式下管脚功能描述如下表。 SPI屏支持以下几种模式: 3 线 1 DATA3 线 2 DATA4线1 DATA4线2 DATA2 DATA Lane DBI-CSXDBI-CSXDBI-CSXDBI-CSXDBI-CSX //DBI-DCXDBI-DCX/ DBI-SCLKDBI-SCLKDBI-SCLKDBI-SCLKDBI-SCLK DBI-SDADBI-SDODBI-SDADBI-SDODBI-SDA /DBI-SDI/DBI-SDIWRX DBI-TEDBI-TEDBI-TEDBI-TEDBI-TE DBI接口与SPI1复用关系SPIDBI SPI1-CSDBI-CSX SPI1-CLKDBI-SCLK SPI1-MOSIDBI-SDO/SDA SPI1-MISODBI-SDI(WRX)/TE/DC X SPI1-HOLDDBI-DCX/WRX SPI1-WPDBI-TE CSI电路接口PIN脚CSI接口说明DVP PA18/PB0NCSI0-HSYNC摄像头行同步HSYNC PA19/PB1NCSI0-VSYNC摄像头场同步VSYNC PA20/PB14NCSI0-PCLK摄像头像素时钟PCLK PA21/PB15NCSI0-MCLK摄像头主时钟MCLK PA22NCSI0-D0Parallel CSI DataY2 PA23NCSI0-D1Parallel CSI DataY3 PA27NCSI0-D2Parallel CSI DataY4 PA26NCSI0-D3Parallel CSI DataY5 PA29NCSI0-D4Parallel CSI DataY6 PA25NCSI0-D5Parallel CSI DataY7 PA24NCSI0-D6Parallel CSI DataY8 PA28NCSI0-D7Parallel CSI DataY9 射频端口设计射频输出端口(ANT pin)无需匹配电路,但可预留天线 PI 型匹配电路。如上图所示。为了方便天线PI型匹配电路调试,需在射频输出端口与天线间预留 0Ω电阻 WR1。如图所示。 因 R128 芯片射频前端已设计滤波器用于射频认证时滤除谐波杂散,因此,硬件方案端只需要预留一个PI型匹配电路用于匹配天线,无需额外多预留一个 PI型滤波网络用于滤除谐波杂散。 原理图设计其他
|
|
|
|
只有小组成员才能发言,加入小组>>
449 浏览 0 评论
793 浏览 0 评论
704 浏览 0 评论
503 浏览 0 评论
1453 浏览 0 评论
【开源硬件大赛】基于全志V853设计的全功能BTB学习开发板
2999浏览 8评论
2631浏览 5评论
1553浏览 4评论
3091浏览 3评论
1214浏览 3评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-16 03:07 , Processed in 0.601390 second(s), Total 41, Slave 34 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号