完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如上图TAS、TAH有最小3ns的约束 1, 在保证WR, RD低电平够宽的情况下(35),能否在设置A0的同时拉低WR#, RD#, PCS# 2, 文档中没有找到PCS#的约束,所以我想知道PCS是否可以与WR, RD在同一个时钟沿设置 期望时序如下: |
|
相关推荐
1个回答
|
|
您好,建议PCS拉低后,再进行WR,RD 信号操作。
|
|
|
|
只有小组成员才能发言,加入小组>>
262 浏览 1 评论
CH579M+RT-Thread,RTC从Sleep模式唤醒失败是什么原因?
2739 浏览 2 评论
2256 浏览 1 评论
226浏览 4评论
主机NRF52832从机ch9141,ch9141断电后无法发送数据怎么解决?
407浏览 3评论
295浏览 3评论
281浏览 3评论
请问CH573怎么接到linux系统?能通过CH343串口模块接入吗?
345浏览 3评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-19 08:48 , Processed in 0.944063 second(s), Total 76, Slave 60 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号