完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
1、在FPGA开发板设计一个抢答器系统 设计实现一个可容纳四组选手参赛的抢答器系统,每组设一个抢答按钮。答题开始后,由主持人按下“开始”键后进入抢答环节,当某个小组抢答成功时,抢答器系统发出半秒的低频音,显示该组别序号并点亮该组“选手指示灯”直至系统复位。此时进入答题计时环节,若超过30秒仍未答出,抢答器系统发出1秒的高频音示警,同时点亮“超时灯”1秒。由裁判员按下“复位”键,开始新一轮答题。通过此实验学习Anlogic_FPGA开发板上的蜂鸣器的发声原理。 本实验设计实现一个抢答器系统,它由第一信号鉴别、锁存模块,答题计时模块,蜂鸣器发声模块和数码管显示模块组成,图7.1是该系统的示意图。 原作者:语雀
|
|
如何配置Linux操作系统设备树让我的开发板可以将板子上的GPIO接口用作 I2S输出??
1675 浏览 1 评论
1450 浏览 0 评论
2078 浏览 0 评论
2019 浏览 2 评论
1118 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-20 06:41 , Processed in 0.421604 second(s), Total 39, Slave 30 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号