完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
Zynq UltraScale+ MPSoC VCU DDR 控制器是一款专用 DDR 控制器,只支持在 Zynq UltraScale+ MPSoC EV 部件上与 Zynq UltraScale+ MPSoC VCU(H.264/H.265 视频编解码器)连用。
因此,调试将不同于 MIG 等传统 Xilinx DDR 控制器。 DDR PHY 与电路板调试: Zynq UltraScale+ MPSoC VCU DDR 控制器采用 MIG PHY。 这意味着您可以使用标准 MIG 示例设计来验证您的电路板布局是否正确,并验证 DDR 接口是否工作正常。 建议您参考 (PG150) 基于UltraScale 架构的 FPGA 内存 IP 产品指南,以获得关于 DDR4 示例设计的更多信息,以及用于验证内存接口的测试工作台。 也可以查看(Xilinx 答复 68937),了解有关调试的更多详情。 这只针对调试,而且我们不需要与设计的其余部分通信,因此建议禁用 AXI 接口(使用本机模式),并在高级选项卡中启用高级流量生成器: DDR 应用: 一旦 PHY 接口被验证,如果还会出现问题,请尝试切换到 PS-DDR,看看问题是否还会继续。 这将表明该问题是一个 VCU 至内存的普通问题,还是一个出现在正在使用 Zynq UltraScale+ MPSoC VCU DDR 控制器的地方的特殊问题。 DDR 性能: 对于性能问题,可将板上的性能与 ZCU106 进行比较,也可以参考 (PG252) H.264/H.265 视频编解码器 (VCU) 产品指南。 |
|
|
|
只有小组成员才能发言,加入小组>>
2279 浏览 7 评论
2687 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2173 浏览 9 评论
3246 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2315 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
572浏览 1评论
1642浏览 1评论
134浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2292浏览 0评论
606浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-20 02:48 , Processed in 1.088386 second(s), Total 76, Slave 60 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号