完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
[tr]
向各位工程师请教: FPGA与DSP核心板硬件上连接如图1所示,UPP配置按照例程B_TO_A设置(图3),B发送(8bit),A接收(8bit),从图1中可以看到16条数据线,FPGA给DSP发送数据通过upp_ch1_D0到upp_ch1_D7。 Q1:按照例程的配置方式,DSP是否可以通过upp_ch1_D8到upp_ch1_D15向FPGA发送数据?(还是需要其他配置?) Q2:是不是调用函数就相当于把buffer_b里的数据发送给FPGA了呢? Q3:图2中,如果A和B都配置为16bit的话,是不是需要32条数据线呢?但是现在只有16条数据线,有什么影响呢? 图1 图2 图3 [/tr] |
|
相关推荐
3个回答
|
|
Q1:按照例程的配置方式,DSP是否可以通过upp_ch1_D8到upp_ch1_D15向FPGA发送数据?(还是需要其他配置?)
可以。 Q2:是不是调用uPPDMATransfer函数就相当于把buffer_b里的数据发送给FPGA了呢? 是的 Q3:图2中,如果A和B都配置为16bit的话,是不是需要32条数据线呢?但是现在只有16条数据线,有什么影响呢? 是的,32位需要再把XDATA的线也接上。 我们的开发例程使用手册上也有uPP_B_TO_A——uPP总线FPGA读写测试案例说明,请参考。 |
|
|
|
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
365 浏览 0 评论
【创龙科技TL570x-EVM开发板试用体验】 GStreamer 功能测评
8423 浏览 8 评论
【创龙科技TL570x-EVM开发板试用体验】创龙TL5708-EVM开发板入手使用体验评测
6208 浏览 0 评论
【创龙TLZ7x-EasyEVM评估板试用连载】+3.环境搭建vmware+ubuntu详细教程(二)
1304 浏览 0 评论
【创龙TLZ7x-EasyEVM评估板试用连载】TcL脚本的使用
1815 浏览 0 评论
1968浏览 0评论
2633浏览 0评论
【创龙科技T3开发板试用体验】从开发板到PLC-----测试LUA
2673浏览 0评论
【创龙科技T3开发板试用体验】创龙T3开发板使用体验(1)--基本开发环境搭建
1565浏览 0评论
472浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-16 12:09 , Processed in 0.640761 second(s), Total 51, Slave 42 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号