完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在我们的设计中,其中一个模块从外部可配置时钟发生器芯片接收其时钟信号。
现在 在我们的ML507上使用这个时钟发生器芯片IDT5V9885就在那里 任何跳线设置? 我们问这个是因为在我们的申请中 软件我们使用IIC函数来配置时钟发生器 芯片在我们的例子中提供必要的时钟(25.175Mhz)。 然而,即使我们提供了PPC,PPC也不执行这部分软件 正确的从机地址等。如果有任何板载设置要像特定的跳线移除等那样使用时钟发生器芯片,请告诉我们。 问候, Jai n Sas |
|
相关推荐
10个回答
|
|
亲爱的莱西先生
感谢你的及时回复。 在您提到的文档(UG347.pdf,第57页)中,只有关于如何将时钟芯片恢复为出厂默认设置的设置。 为了我们的护理,我们需要使用此芯片的频率为25.175Mhz。请告诉我们。 |
|
|
|
嗨,谢谢你的回复。
我们最初尝试使用IIC驱动器功能,但是我们在ML507原理图中注意到TRST_B信号很高并且使用IIC总线进行配置我们需要将TRST信号设置为低电平。 因此我们决定使用JTAG边界扫描来配置IDT芯片。 正如你所说,我们最初使用IDT提供的软件并根据我们的要求设置寄存器值,然后我们导出SVF文件,然后使用UG 347文档中描述的影响程序来配置芯片。 我们现在的问题是“我们如何验证我们从时钟发生器芯片获得正确的频率?”。 问候, 贾伊 |
|
|
|
嗨,
是否可以借助IIC总线在ML 507上配置IDT5V9885? 我的意思是因为原理图是TRST很高,当IIC配置需要低时才可能。 如果我们使用JTAG边界扫描,那么我们需要保留J14跳线。 对于IIC,我们最初删除了跳线。 然而,我们在软件中使用的IIC功能似乎不适用于这个特定的芯片。 那么对于这个特定的电路板,JTAG是配置时钟发生器芯片的唯一方法吗? 问候, Shashwat。 |
|
|
|
|
|
|
|
嗨,
我正在尝试使用您之前发布的软件修改IDT组件。 当我使用基本配置时,时钟是正确的,但是当我用软件生成一些时钟时,结果不是好的。 我可以使用数字示波器(100MHz)验证时钟。 我想更改输出2或5,因为我在xupv5上使用SPARTAN 3视频入门工具包的示例,时钟为25.175,40,65,74.25Mhz。 软件中有没有选项? 什么是spartan 3视频入门套件的svf文件? |
|
|
|
你好,
我有一个ML506,我尝试使用默认设置文件编程IDT,但我遇到了一些麻烦。 我正在使用影响11.3并尝试执行ug347附录B中描述的步骤。 执行svf文件时,我总是遇到以下错误。 信息:iMPACT - 当前时间:Do 4. Mrz 13:17:49 2010 // *** BATCH CMD:如果设备是XC9500,XC9500XL或XC9500XV,Play Play SVF将无法正常工作。请使用Play XSVF对设备进行编程 .PROGRESS_START - 启动Operation.ScanDR 32 TDI(00000000)TDO(003AC067)掩码()Smask()错误:iMPACT:2613 - 扫描失败:TDO 00000000与预期的TDO(003ac067)不匹配例外:iMPACT:SVFReader.c:359 :1.23.24.2 - 扫描数据不匹配:iMPACT:214 - 播放svf失败.PROGRESS_END - 结束操作。 有人知道这里出了什么问题吗? 感谢您的帮助! |
|
|
|
|
|
|
|
|
|
|
|
我也面临着编程IDT时钟芯片的问题。
我需要从输出中获得250 MHz。在IDT软件中尝试了不同的东西,但仍然没有运气。 我附加了我正在使用的软件设置的屏幕截图。 任何人都可以说什么错了? |
|
|
|
您是否尝试过使用“自动计算”按钮?
您是否阅读过IDT设备数据表,以及该线程中其他地方链接的文档? 或者您也许可以使用他们的工具和产品联系IDT寻求支持。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
只有小组成员才能发言,加入小组>>
2322 浏览 7 评论
2733 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2217 浏览 9 评论
3295 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2369 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
653浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
462浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
222浏览 1评论
669浏览 0评论
1861浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-9-30 16:12 , Processed in 1.200034 second(s), Total 64, Slave 58 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号