完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好!
本人正在使用14bit,8通道的DAC芯片AD5363进行相关开发,使用FPGA进行控制。SDI、SCLK、nSYNC、nLDAC等信号均和datasheet中的时序图一致,但是nBUSY信号始终未能出现时序图中指示的负脉冲,并且该信号在RESET信号的上升沿到来后40ns左右被拉低,并且始终保持为低。因此D/A转换始终未能实现。综上,本人有如下疑问: 1、nBUSY信号的定义中解释为Digital Input/Open-Drain Output,请问该信号作为输入或者输出是否需要进行配置,如果需要配置应该在何处进行。 2、该芯片若干寄存器的default值均能满足我的使用要求,是否仍需要进行初始化。 希望各位使用过该类芯片的大神能够给小弟一些指点,在此先谢过大家! Woo |
|
相关推荐
4个回答
|
|
如图为D/A部分的原理图
Yue Woo 撰写: |
|
|
|
您好,您的问题已经提交给ADI相关专家,将邀请专家尽快回答您的问题。谢谢! |
|
|
|
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1700 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4094 浏览 2 评论
8802 浏览 1 评论
3020 浏览 1 评论
6935 浏览 2 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1151浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1451浏览 2评论
1372浏览 2评论
1122浏览 1评论
995浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-16 10:00 , Processed in 1.311101 second(s), Total 83, Slave 67 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号