完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在使用该芯片,将数据输出到FPGA处理。想请问下,由于不需读取旋变数据时,我将ad2s80芯片设置为禁能模式。这样会不会导致芯片禁能高阻与fpga输入高阻相连,导致高阻引脚电平不确定。我想问下,我当前的设计合理么,在ad2s80芯片和fpga之间需要增加上拉电阻么,阻值多少合适?
|
|
相关推荐
1个回答
|
|
AD2s80的Enable引脚设置为高,则数据输出口D1-D16为高阻状态,如果其它接口想要复用数据总线,这些高阻状态是不会影响总线数据传输。FPGA在配置时候可以配置为上拉或者下拉模式,不用外置电阻。电阻的取值取决于对功耗的要求,电阻值越大,功耗越小,一般1-10K。
|
|
|
|
只有小组成员才能发言,加入小组>>
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1700 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4094 浏览 2 评论
8802 浏览 1 评论
3020 浏览 1 评论
6935 浏览 2 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1151浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1451浏览 2评论
1372浏览 2评论
1123浏览 1评论
995浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-16 13:18 , Processed in 0.988379 second(s), Total 45, Slave 39 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号