完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
您好!
请问ADI是否这样的锁相环芯片,在外参考输入时钟不关的情况下,开关锁相环芯片,锁相环输出时钟相位保持一致,也就是说只要输入参考不变,开关锁相环芯片,输出时钟相位保持不变,若变,变化范围是多大, 若无此类锁相环芯片,请问ADI是否有此类问题的解决方案。 十分感谢!! |
|
相关推荐
1个回答
|
|
您好,您的问题我们专辑已收到,会尽快回复您
|
|
|
|
只有小组成员才能发言,加入小组>>
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1718 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4103 浏览 2 评论
8811 浏览 1 评论
3028 浏览 1 评论
6953 浏览 2 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1165浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1460浏览 2评论
1386浏览 2评论
1136浏览 1评论
1006浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-20 17:51 , Processed in 0.749305 second(s), Total 47, Slave 41 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号