完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
实验室自己设计一块多片AD9361的板子,处理器用的是zynq。这一版有几片正常工作,但有几片出现相似问题。正常工作的发射通过通过频谱观测可以看到设置频点有一个明显的峰,而不正常工作的会在本振频率出出现一个带宽大概40M的“山包”。比较奇怪的是,把出问题那片的DATA_CLK管脚的约束去掉,就会出现一个纯净本振信号,也就是输出正常了。但是由于去掉了数据时钟信号,所以没法送基带了信号。下图是输出不正常的信号。
大家有相关经验或想法提点一下,从硬件到软件都可以,谢谢 |
|
相关推荐
2个回答
|
|
请说一下你送的是什么信号,是不是单音信号出来的变成的宽带信号。如果是这种情况的话,很有可能是数字接口的问题。可以使用9361数字回环模式测试数字接口是否工作正常。
|
|
|
|
我记着有一个寄存器的一位可以增加DATA_CLK的驱动能力的,忘了是哪个寄存器了,你可以找下
|
|
|
|
只有小组成员才能发言,加入小组>>
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1700 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4092 浏览 2 评论
8802 浏览 1 评论
3020 浏览 1 评论
6935 浏览 2 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1151浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1451浏览 2评论
1372浏览 2评论
1121浏览 1评论
995浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-16 02:09 , Processed in 0.844789 second(s), Total 76, Slave 61 queries .
Powered by 电子发烧友网
© 2015 www.ws-dc.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号